① 什麼是高阻態
高阻態的實質:電路分析時高阻態可做開路理解。你可以把它看作輸出(輸入)電阻非常大。他的極限可以認為懸空。也就是說理論上高阻態不是懸空,它是對地或對電源電阻極大的狀態。而實際應用上與引腳的懸空幾是一樣的。
典型應用:
1、在匯流排連接的結構上。匯流排上掛有多個設備,設備於匯流排以高阻的形式連接。這樣在設備不佔用匯流排時自動釋放匯流排,以方便其他設備獲得匯流排的使用權。
2、大部分單片機I/O使用時都可以設置為高阻輸入,如陵陽,AVR等等。高阻輸入可以認為輸入電阻是無窮大的,認為I/O對前級影響極小,而且不產生電流(不衰減),而且在一定程度上也增加了晶元的抗電壓沖擊能力。
② 高阻態的含義是什麼在單片機80C51的運行中間有什麼作用
數字電路里的三態為:高、低和高阻
高:接電源,能輸出電流
地:接電源的地,能吸收電流
高阻:接空氣,相當於斷路,既不能輸出電流,也不能吸收電流
③ 晶元管腳高阻態是什麼意思
低阻狀態不是說電壓無限接近0,而是引腳在電路電路內部連接到0V電平或者高電平。實際上低阻態這個詞很少有說,一般只說低電平或者高電平。。。
高阻態用示波器是測量不出來的,因為電路上的一條走線最少連接兩個端點,即兩個晶元引腳,一個輸入,一個輸出,輸出是高阻的話,電平一般取決於輸入,有些晶元的輸入引腳實際上是有默認電平的,這個時候示波器看到的是默認電平;有些晶元沒有,那就真是一個完全浮動的狀態,你用示波器測量的結果實際上也會受到示波器的影響,示波器的接地探頭和測量探頭之間存在一個電阻,這個電阻一般會將高阻態下拉到接地探頭的電平,因此你測量到的一般是0V。
假如你用示波器測量到低電平和標准高電平之間的值,則可以認為該引腳是上面的第一種情況,即輸出引腳高阻,輸入引腳內置默認電平。
另外,也可以把輸出引腳翹起來,或者割線不連接輸入引腳,在上電狀態下測量一下該引腳的對地電阻,電阻10K以上則可以認為是高阻。。
④ 學51單片機,提到P0口為高阻狀態,這個高阻狀態什麼意思在百度知道里有人這么解釋: 電路
如圖所示為P0口電路圖。P0口的輸出端是由上下2隻場效應管組成。當上管V1導通、下管V1截止時,P0輸出高電平;當上管V1截止、下管V2導通時,P0輸出低電平;當V1、V2都截止時,就是高阻態。國為場效應管截止時DS間阻抗非常高(近似於開路),兩管都截止就近似於P0口懸空。高阻態就是在兩只管都截止時產生的。另外,內部電路已設計成兩管不會同時導通,因為一但真的同時導通,兩只管子會燒壞(至少壞一隻),這時這個P0口就壞了。
⑤ 為什麼c51單片機中只有p0口有三態高阻態是什麼,有什麼作用呢請高人指點
p0口有三態分別是:高阻,高電平,低電平。
因為p0要作數據匯流排和地址匯流排用,所以必須要有三態,在不使用的時候要使p0口呈高阻態,以免干擾匯流排上的其它信號。
⑥ 單片機IO口的標准,高阻,推挽,開漏4種狀態到底什麼意思..
標准應該是普通51那種,弱上拉,可以輸出高電平,輸出高電平後也允許外部強行拉低,這種用起來比較方便,不容易發生電平沖突。推挽就是強上拉了,拉電流比較大,不允許外部拉低,只能用於輸出信號不能輸入。開漏是完全沒有上拉能力的,不能輸出高電平,但可以輸出低電平,相當於對地接一個開關。高阻模式無輸出能力,相當於開路,只能輸入信號。
⑦ 單片機引腳設置為高阻態是幹嘛的。內部結構是怎樣的
高阻態是指也不是高電平,也不低電平,該引腳對地和電源都相當於開路,該狀態主要用於模擬信號輸入,它對信號源的影響很小
⑧ 單片機高阻態問題
呵呵,這個問題真的有點意思啊,還真沒碰到過能輸出高阻的單片機呢,呵呵。
估計樓主是搞錯意思,GPS的高頻信號是會對系統造成干擾的「天線」或者「布板的走線」「地線」等等;這邊設置成高阻的意思估計是:原來是「輸出的IO口」,在輸出完畢後為了保證這個IO不產生多餘的「高頻干擾」,將它再設置成「輸入」並選中內部上拉選項吧。
只是猜猜,「高阻」是模擬電路的概念,用單片機輸出的功能從來沒接觸過,也沒有實際意義吧,一家之談,見笑見笑。
⑨ 單片機中的高阻態到底什麼意思
可以把它理解成一個比較器,並且這個輸入端的電阻很大。就像萬用表的電壓檔,當電壓達到一個單片機的高電平識別信號時,就是高電平,反過來當電壓低於一定值時,就是低電平。