A. 用dxp畫pcb編譯時出現has no diver,怎麼處理啊!網上說修改引腳屬性為passive,我都找不到
解決方法:
將schematic原理圖添加到某工程,再編譯就不會出現那些error了。
還可參考:
解法一:你使用的元件對應的引腳是輸入的,可以改變原理圖中對應元器件的引腳屬性解決。
解法二:在protel中,軟體會檢查你的輸入管腳有沒有連,這樣的好處是提醒畫圖的人還有輸入管腳懸空的,我們知道,在電路系統中,大部分輸入管腳是不允許懸空 的.所以建議畫圖的人在做原理圖庫的時候盡量把元件管腳的屬性加上,這樣可以不讓自己出錯.如果有輸入哪個管腳必須懸空的話,可以在上面添加忽略ERC檢查.這樣編譯的時候就沒有警告了!
解發三:在做元件封裝的時候,管腳的electrical type有很多選擇,一般情況下,選擇passive就沒事了
解發四:設置屬性。在Project-Error Reporting-Violations Associated with Nets
Signals with no driver中,選擇no report,
B. PROTEL DXP中編譯沒有反應啊
是你自己給取消小時了吧,去設置里找找,看是不是你自己給前面的勾去掉了。
C. DXP的SCHDOC文件不能編譯
它會最小化了,在面板標簽里,右下角的地方,你要點擊Message標簽它就出來了.
D. 為什麼icl7650的引腳13、14懸空,dxp編譯會顯示錯誤
可能是引腳屬性問題~~DXP認為13.14腳的屬性不能懸空吧。
修改方法:1打上小紅叉,編譯時忽略這個錯誤
2修改引腳屬性為無源引腳
註:你確定13.14懸空是對的你再改
E. DXP編譯時出錯:Compiler Multiple top level documents: Sheet2.SchDoc has been used
這是因為AD無法分辨sheet之間的主次。
在主圖(有多通道設計的sheet)中新建一個sheet symbol(就是那個綠框框),該sheet symbol的filename選擇那個引起主次歧義的sheet名,保存工程重新編譯,OK。
我自己出現這個問題是因為在左側project關系圖中,有個sheet和主圖並列,如此操作後解決了該error。
F. 麻煩問一下dxp里編譯原理圖的時候出現off grid警告怎麼辦
off
grid:
谷歌翻譯
為:離網。
可能是某些連接元件引腳的導線斷開了,沒有連通;也有可能是某些引腳懸空,沒有連接,是這種情況的話,將元件引腳放置個紅色的
×,表示不進行該引腳電氣規則檢查。
看了你的原理圖才能准確知道原因。
G. 用Protel DXP編譯原理圖時,出現好多錯誤,提示signal with no driver
沒關系的,你可以無視它,或者雙擊報錯的引腳,把它的i/o屬性改成passive。
H. DXP 編譯時為什麼完全沒反應啊(message里一片空白啊,我故意切了一些線後,同樣沒反應)
是的就是要新建工程文件(.prjPCB)
然後把文件拖放進去就可以編譯,
還可以選擇Project Options 選項設置管腳錯誤電氣檢查。
I. DXP2004編譯問題
這個問題可以編譯本原理圖後,在message窗體中會給出警告的原因,然後可在項目設置中將警告去掉,看了下面的圖,顯示has no driver,與你的LB1409原件有關,要麼重新設計該原件,要麼將項目中的關於該項目的警告關閉。
具體可參考高級技巧http://www.52embed.com/a/dianlusheji/2015/0418/17.html